Mentor Graphics與ARM簽訂一份為期多年的訂購協議,可於早期取得各種ARM IP和相關技術。Mentor將借此機會優化其基於ARM的系統晶片(SoC)設計工具和方法。Mentor將獲得可用於ARMv8-A和ARMv7-A架構的ARM Cortex處理器、ARM Mali圖形處理器(GPU)、ARM CoreLink系統IP、ARM Artisan實體IP和ARM POP IP,以實施晶片後段實作加速。

透過此協議,Mentor可在定期發佈前優化其ARM IP流程和工具。這將使Mentor的客戶能在設計中加入最新的ARM IP,相信其驗證、實施和測試環境都將全面最佳化,並且還能使最新ASIC和FPGA設計的性能和功率都達到最高標準。

與ARM商業生態系統中的許多公司一樣,ARM也採用包括Veloce和Questa平台的Mentor Enterprise Verification Platform (EVP),來驗證新處理器IP和系統IP電路設計。對於數位設計物理實作,該協定將有助於Mentor優化ARM IP組成的晶片設計,包含RealTime Designer實體RTL合成和Olympus-SoC佈線佈局解決方案。對於IC測試向量生成,還將提供針對Tessent MemoryBIST、LogicBIST和TestKompress流程進行特定處理器的優化。