新型PCIe時脈兼具超低抖動、功耗和高整合度

2017-10-05
作者 Silicon Labs

Silicon Labs PCI Express Gen 4時脈產品為資料中心和消費性產品設計建立新性能標竿...

芯科科技(Silicon Labs)日前宣佈針對PCI Express (PCIe) Gen 1/2/3/4應用推出一系列具備最低抖動、最高整合度、最低功耗的時脈產生器產品。Silicon Labs新型Si522xx PCIe時脈產生器滿足PCIe Gen 4之嚴格要求,且提供20%的抖動容限,同時為PCIe Gen 3抖動規格提供60%的抖動容限。

開發人員現可採用Silicon Labs PCIe時脈設計出符合PCIe標準的解決方案,並獲得最大的抖動容限,進而降低產品開發風險。

藉由相容於PCIe Gen 4和高達12路時脈輸出,Si522xx時脈產品非常適合資料中心應用,可提供低抖動PCIe時脈產生和分發,無需增加額外單獨的時脈緩衝器。除了提供卓越的抖動容限外,Si522xx時脈完全符合PCIe Gen 4通用時脈和SRIS架構。

Si522xx元件輸出驅動器運用Silicon Labs創新的推挽式HCSL技術,消除了採用傳統恆流輸出驅動器技術的PCIe時脈所需的外部終端電阻。內部電源濾波可防止電源雜訊降低時脈抖動性能,相較於競爭解決方案,其元件數量和電路板面積可縮減30%。

設計電池供電應用(例如數位相機)的開發人員特別重視功耗。2路輸出的Si52202時脈產品特別針對低功耗1.5-1.8V應用而最佳化,為PCIe應用提供最低功耗。採用小型3mm x 3mm 20-QFN封裝使該元件尺寸比競爭方案小45%。

Silicon Labs時脈產品資深行銷總監James Wilson表示:「Silicon Labs持續推動PCI Express時脈產品的創新、性能和整合度。隨著Si522xx系列產品的推出,我們現可完全滿足整個PCIe應用需求,並涵蓋從伺服器和儲存以至於工業和消費性應用。」

由於時脈抖動是所有PCIe應用的關鍵設計參數,Silicon Labs並為開發人員提供了免費的PCIe Gen 1/2/3/4抖動測量工具。

Si522xx PCIe時脈產生器系列產品已經量產,目前可提供樣品,並支援多種輸出選項。Si52212、Si52208和Si52204時脈提供12、8和4路100MHz PCIe時脈輸出,以及1路25MHz LVCMOS參考時脈輸出。Si52202時脈支援2路100MHz PCIe時脈輸出。

活動簡介

從無線連接、更快的處理和運算、網路安全機制、更複雜的虛擬實境(VR)到人工智慧(AI)等技術,都將在未來的每一個嵌入式系統中發揮更關鍵功能。「嵌入式系統設計研討會」將全面涵蓋在電子產業最受熱議的「智慧」、「互連」、「安全」與「運算」等系統之相關硬體和軟體設計。

會中將邀請來自嵌入式設計相關領域的研究人員、代表廠商以及專家,透過專題演講、產品展示與互動交流,從元件、模組到系統,從概念設計到開發工具,深入介紹嵌入式系統設計領域的最新趨勢、創新和關注重點,並深入分享關於嵌入式系統設計的經驗、成果以及遇到的實際挑戰及其解決方案。

贊助廠商

發表評論

訂閱EETT電子報