新型無混疊ADC可簡化前端設計

作者 : ADI

傳統的精密資料擷取訊號鏈設計非常耗費時間,因為設計人員需要在抗混疊濾波器要求、無源元件容差、相位和增益誤差,以及高速ADC驅動要求之間實現平衡。

Analog Devices, Inc. (ADI)推出AD7134無混疊類比數位轉換器(ADC),可大幅簡化前端設計,加速精密DC-350kHz應用上市的時間。傳統的精密資料擷取訊號鏈設計非常耗費時間,因為設計人員需要在抗混疊濾波器要求、無源元件容差、相位和增益誤差,以及高速ADC驅動要求之間實現平衡。

AD7134採用全新的精密ADC架構,從根本上改變了整個設計過程。新元件無需再使用抗混疊濾波器,其阻性輸入大幅簡化了ADC驅動設計。AD7134為一款四通道24位元精密ADC,輸出資料速率的範圍為10SPS至1.5MSPS。其本身具備高達102 dB的抗混疊能力,無需使用外部抗混疊濾波器,因此所需被動元件和主動元件分別可減少60個和5個。

相較於典型的替代方案,電路板面積可縮小70%。非同步採樣速率轉換器可簡化多元件同步,讓用戶能輕鬆實現穩定的採樣系統,並簡化隔離要求。AD7134的主要特性:

  • 無混疊:一般固有高達102.5dB的抗混疊抑制功能;
  • THD:一般為-120dB(非常適合用於AC、振動或聲學測量);
  • 108dB動態範圍(ODR = 374kSPS);
  • 多個線性相位數位濾波器選項(使用SINC6實現低延遲,使用FIR實現通帶平坦度);
  • 失調誤差漂移:0.7uV/°C (典型值);
  •  增益漂移:2ppm/°C (典型值)。

 

掃描或點擊QR Code立即加入 “EETimes技術論壇” Line 群組 !

 EET-Line技術論壇-QR

發表評論