車規時脈產生器採用SmartClock新技術
SmartClock會在檢測出現故障情況時與外部系統微控制器或系統安全管理器共享資訊,同時指示Si5332-AM切換到冗餘的備份源,以確保系統繼續安全運作。

Silicon Labs宣佈於其AEC-Q100合規的Si5332-AM時脈產生器系列中,採用SmartClock新技術,為業界廣泛應用在矽基之車用時脈解決方案組合擴展更多功能。全新SmartClock技術可主動監視參考時脈以檢測潛在故障,並提供內建的時脈冗餘功能。
SmartClock會在檢測出現故障情況時與外部系統微控制器或系統安全管理器共享資訊,同時指示Si5332-AM切換到冗餘的備份源,以確保系統繼續安全運行。 對於僅需在單一頻率進行健康監視的應用,新型Si5118-AM SmartClock合成器可在參考時脈源和端點之間運作。 這些創新功能有助於解決汽車聯網、先進駕駛輔助系統、自動駕駛以及IVI /數位座艙等電子設計上日益複雜的時脈挑戰。
目前可提供的新產品和功能如下:
- 在Si5332-AM 時脈產生器產品系列中,SmartClock健康狀況監視、故障檢測和本地備份參考為全新可客製化的功能,可運用Silicon Labs ClockBuilder Pro組態軟體啟用;
- 新型獨立式Si5118-AM SmartClock合成器;
- 新版12輸出Si5332-AM時脈產生器;
- 新版10輸出Si53350-AM緩衝器。
從無線連接、更快的處理和運算、網路安全機制、更複雜的虛擬實境(VR)到人工智慧(AI)等技術,都將在未來的每一個嵌入式系統中發揮更關鍵功能。「嵌入式系統設計研討會」將全面涵蓋在電子產業最受熱議的「智慧」、「互連」、「安全」與「運算」等系統之相關硬體和軟體設計。
會中將邀請來自嵌入式設計相關領域的研究人員、代表廠商以及專家,透過專題演講、產品展示與互動交流,從元件、模組到系統,從概念設計到開發工具,深入介紹嵌入式系統設計領域的最新趨勢、創新和關注重點,並深入分享關於嵌入式系統設計的經驗、成果以及遇到的實際挑戰及其解決方案。









訂閱EETimes Taiwan電子報
加入我們官方帳號LINE@,最新消息一手掌握!