數位與客製/類比流程獲得台積電技術認證

2022-11-09
作者 Cadence Design Systems

益華電腦(Cadence Design Systems)宣佈,Cadence數位與客製/類比設計流程通過台積電N4P與N3E製程認證,支持最新的設計規則手冊(DRM)與FINFLEX技術。

Cadence和台積電雙方持續的合作,為台積電N4P和N3E製程提供了相應的製程設計套件(PDK),以加速先進製程行動、人工智慧和超大規模運算的設計創新。客戶已經開始使用最新的台積電製程技術和經過認證的Cadence流程來實現最佳的功率、效能和面積(PPA)目標,並加快產品上市速度。

Cadence與台積電研發團隊緊密合作,確保數位流程符合台積電N4P與N3E製程認證要求。Cadence完整整合RT到GDS數位全流程,包括Cadence Innovus設計實現系統、Quantus萃取解決方案、QuantusFS求解器、Tempus時序簽核解決方案和ECO選項、Pegasus驗證系統、Liberate特徵解決方案和Voltus IC電源完整性解決方案與Voltus-Fi類比電源完整性解決方案。此外,Cadence Genus合成解決方案和可預測性iSpatial技術,也均支持台積電N4P和N3E先進製程技術。

數位全流程支援台積電N4P和N3E製程技術的幾個關鍵功能,包括從合成到簽核工程變更(ECO)的原生混合高度單元行優化,以實現最佳的PPA;基於標準儲存格行的放置;實現結果與簽核密切相關,以實現更快的設計收斂;通過pillar支持增強,以獲得更好的設計性能;包含大量多高度,電壓閾值(VT)和驅動強度單元的大型庫;時序穩健性單元表徵和分析;使用具有時效意識的STA進行可靠性建模;和CCSP模型增強功能,透過Voltus IC電源完整性解決方案,提供更高的精度和簡化的分析表徵

Cadence Virtuoso客製/類比工具已獲得台積電最新N4P和N3E製程技術認證,這些工具包括Virtuoso電路圖編輯器、Virtuoso ADE產品套裝和Virtuoso佈局套裝,以及Spectre模擬平台(涵蓋其Spectre X模擬器、Spectre加速平行模擬器(APS)、Spectre eXtensive分割模擬器(XPS)和Spectre RF選項。Virtuoso設計平台(Design Platform)提供的一項獨特功能是與Innovus設計實現系統的緊密結合,採取通用資料庫增強混合訊號設計的實現方法。

客製設計參考流程(CDRF)亦強化支援最新N4P與N3E製程技術。Virtuoso電路圖編輯器、Virtuoso ADE產品套裝和整合型Spectre X模擬器協助客戶有效管理corner模擬、統計分析、設計中心化和電路優化。Virtuoso Layout Suite已經達成高效的佈局實現,為客戶提供多種功能,包括獨特的row-based實現方法,以用於佈局、佈線、填充和虛擬插入的交互式輔助功能;增強模擬遷移和佈局重用功能;整合寄生參數萃取、電遷移/電源電壓降(EM-IR)檢查,也同時整合物理驗證功能。

 

 

發表評論

訂閱EETT電子報