全球電子設計創新領導廠商益華電腦 (Cadence Design Systems)宣佈與Arm和Xilinx合作推出新的開發平台,該平台經過台積電7奈米FinFET製程技術驗證,以全新Arm Neoverse N1平台為基礎,並為下一代雲端到邊緣基礎架構所開發。

Neoverse N1系統開發平台(SDP)是首款通過CCIX互連架構、實現非同步計算加速的7奈米基礎架構開發平台,可供硬體和軟體開發人員用於硬體原型設計、軟體開發、系統驗證和性能分析/調整的進行。

SDP包括一個以Neoverse N1為基礎、運行頻率高達3GHz的SoC,全尺寸快取和大量的記憶體頻寬,以及最新的優化系統IP。SDP的穩健性非常適用於廣泛的應用程序的開發、故障排除、性能優化和工作負載分析,包括機器學習(ML)、人工智能(AI)和資料分析。

此款Neoverse N1 SDP由Arm、Cadence和Xilinx聯手於台積電製程技術上開發,其中包括Cadence針對CCIX開發的IP、PCI Express (PCIe)的第四代規格,和DDR4 PHY IP。SDP以完整Cadence工具流程進行晶片實現和驗證,並採台積電7奈米 FinFET製程技術。這是業界以先進的7nm製程技術量產的成功案例,並透過Xilinx Alveo U280 CCIX加速卡,通過CCIX晶片到晶片相干互連協議,提供與Xilinx Virtex UltraScale + FPGA的連接。

對於擁有大量運算工作負載的客戶,CCIX可顯著提高加速器的可用性,並提高資料中心性能/效率,降低進入現有主機基礎架構系統的門檻,並提高加速系統的總體擁有成本(TCO)。

Neoverse N1 SDP將於2019年第二季度限量供貨,隨後幾季將提供更多產品。這款的軟體堆疊(software stack)可透過Linaro和GitHub開放原始碼儲存庫獲得,為開發人員提供創新的Linux軟體體驗。Xilinx Alveo U280加速卡具有整合高頻寬記憶體(HBM)和CCIX介面的高性能FPGA,現已上市,可直接從Xilinx購買。

此外,完整的Cadence SoC實現和驗證流程、CCIX、PCIe第四代規格和DDR4 IP以及Neoverse N1快速採用套件(RAK)現已上市,因此客戶可以立即開始在TSMC的7奈米上設計以Neoverse N1為基礎的SoC。