輕鬆挑戰DDR通道建模和模擬, 一鍵滿足JEDEC驗證報告

Keysight

研討會介紹

隨著數據需求的不斷增加,記憶體存取速度可高達數Gbps。這使得過孔與過孔以及線與線之間的串擾變大,ISI也不斷增加,記憶體總線設計變得更加複雜,設計餘裕也更小。

因此,為記憶體總線建立標準的Pre-Layout模型、根據規範對其進行分析並在PCB Layout之前對其優化成為至關重要的因素。此外,我們也可以用同樣的方法對PCB Layout之後的記憶體總線進行建模和分析。

本次研討會討論重點:

  • 建立記憶體總線 Pre-Layout 模型
  • 建立 Post-Layout 模型並根據設計規範或 JEDEC 進行驗證
  • 使用快速且有效率的模擬流程進行 Data 及 Command/Address 訊號網路的模擬

 

了解更多

Learning: Introduction to Simulating with PathWave ADS Memory Designer

Tutorial: Self-paced Memory Designer Tutorials


演講專家

凃智元

是德科技 PathWave 設計軟體部門   解決方案工程師

國立交通大學電子工程碩士學位,目前擔任是德科技 PathWave 設計軟體部門技術支援工作,主要負責信號完整性、電磁模擬以及系統設計的應用技術支援。


你填表我抽獎

凡參與每一場次研討會並完整填寫問卷的用戶均有機會獲得由 Keysight 提供的 米家LED智慧台燈 1S (共1名) 、雙人牌指甲修容組(共2名)及 小米半入耳機(共3名)

(獎品以實物為準,最終解釋權歸 Keysight公司所有。為確保您能收到獲獎資訊,請您及時更新個人資訊,並確保禮品寄達請填寫完整中文大名與地址!)


公司介紹

是德科技前身惠普公司(Hewlett-Packard)成立於 1939 年,歷經數十年的蓬勃發展,是德科技於 2014 年 11 月 1 日成為一家完全獨立的電子量測公司,並繼續秉持無與倫比的企業家精神和熱情,激勵全球創新者努力向前邁進,協助他們實現超越想像的目標。了解我們輝煌的歷史背景和光明璀璨的未來發展,以及我們的解決方案如何協助客戶在 5G、汽車、物聯網,網路安全等方面進行創新。

如欲瞭解更多詳情,請瀏覽:https://www.keysight.com/tw/zh/about.html

歡迎瀏覽 Keysight FB 粉絲團 了解更多資訊

加入LINE@,最新消息一手掌握!

發表評論